74ls48(数字电子复习题)
数字电子复习题
数字电子复习题
一、填空题:
1、由二值变量所构成的因果干系称为 逻辑 干系。可以反应和处理 逻辑 干系的数学东西称为逻辑代数。
2、在正逻辑的商定下,“1”表现 高 电平,“0”表现 低 电平。
3、数字电路中,输入信号和输入信号之间的干系是 逻辑 干系,以是数字电路也称为 逻辑 电路。在 逻辑 干系中,最基本的干系是 与逻辑 、 或逻辑 和 非逻辑 。
4、用来表现种种计数制数码个数的数称为 基数 ,同一数码在不同数位所代表的
权 不同。十进制计数列位的 基数 是10, 位权 是10的幂。
5、 8421 BCD码和 2421 码是有权码; 余3 码和 格雷 码是无权码。
6、 进位计数制 是表现数值轻重的种种办法的统称。寻常都是依照进位办法来完成计数的,简称为 数 制。随意进制数转换为十进制数时,均接纳 按位权掀开求和 的办法。
7、十进制整数转换成二进制时接纳 除2取余 法;十进制小数转换成二进制时接纳
乘2取整 法。
8、十进制数转换为八进制和十六进制时,应先转换成 二进 制,然后再依据转换
的 二进 数,依照 三个数码 一组转换成八进制;按 四个数码 一组转换成十六进制。
9、逻辑代数的基本定律有 互换 律、 团结 律、 分派 律、 反演 律和 非非 律。
10、最简与或表达式是指在表达式中 与项中的变量 最少,且 或项 也最少。
13、卡诺图是将代表 最小项 的小方格按 相邻 准则分列而构成的方块图。卡诺图的画图端正:随意两个几多地点相邻的 最小项 之间,只允许 一位变量 的取值不同。
14、在化简的历程中,束缚项可以依据必要看作 1 或 0 。
15、逻辑代数又称为布尔 代数,数字逻辑中的有 与 , 或 , 非 基本逻辑运算。
16、逻辑函数有四种表现办法,它们分散是 真值表 、逻辑图 、逻辑表达式和卡诺图 。
18、数字信号的特点是在时间 上和幅度 上都是断续厘革的,其高电安然低电寻常用1 和0 来表现。
19、在数字电路中,常用的计数制除十进制外,另有 二进制 、八进制 、 十六进制 。
20、(10110010. 1011)2=( 262. 54 )8=( B2. B )16。
21、( 35.4)8 =(011101.100)2 =(29. 5)10 =( 2D.8 )16=( 00101001.0101 )8421BCD。
22、(39. 75 )10=( 100111.11 )2=( 47.6 )8=( 72.C )16。
23、逻辑函数 F= A +B+ CD 的反函数 F =
。
24、逻辑函数F=
+B+
D的反函数
= A
(C+
) 。
25、逻辑代数运算的优先排序为 非 、 与 、 或
二、推断正误题
2、异或函数与同或函数在逻辑上互为反函数。 ( 对 )
3、8421BCD码、2421BCD码和余3码都属于有权码。 ( 错 )
4、二进制计数中列位的基是2,不同数位的权是2的幂。 ( 对 )
3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。( 对 )
4、由于逻辑表达式A+B+AB=A+B建立,以是AB=0建立。 ( 错 )
5、逻辑函数F=A
+
B+
C+B
已是最简与或表达式。 ( 错 )
6、使用束缚项化简时,将全部束缚项都画入卡诺图,可取得函数的最简情势。( 错 )
7、卡诺图中为1的方格均表现逻辑函数的一个最小项。 ( 对 )
8、在逻辑运算中,“与”逻辑的标记级别最高。 ( 错 )
9、标准与或式和最简与或式的看法相反。 ( 对 )
10、二极管和三极管在数字电路中可事情在停止区、饱和区和扩大区。 ( 错 )
11、8421 码1001 比0001大。 ( 对 )
12、数字电路中用“1”和“0”分散表现两种形态,二者无轻重之分。 ( 对 )
13、格雷码具有任何相邻码仅有一位码元不同的特性。 ( 对 )
14、在时间和幅度上都断续厘革的信号是数字信号,语音信号不是数字信号。( 错 )
三、选择题
1、逻辑函数中的逻辑“与”和它对应的逻辑代数运算干系为( B )。
A、逻辑加 B、逻辑乘 C、逻辑非
2、十进制数100对应的二进制数为( C )。
A、1011110 B、1100010 C、1100100 D、11000100
3、和逻辑式
表现不同逻辑干系的逻辑式是( B )。
A、
B、
C、
D、
4、数字电路中机器识别和常用的数制是( A )。
A、二进制 B、八进制 C、十进制 D、十六进制
5、以下表达式中切合逻辑运算端正的是( D )。
A、C·C=C2 B、1+1=10 C、0<1 D、A+1=1
6、A+BC=( C )。
A、A+B B、A+C C、(A+B)(A+C) D、B+C
7、在( D )输入情况下,“与非”运算的后果是逻辑0。
A、全部输入是0 B、任一输入是0 C、仅一输入是0 D、全部输入是1
8、逻辑变量的取值1和0可以表现( ABCD )。
A、开关的闭合、断开 B、电位的高、低 C、真与假 D、电流的有、无
9、求一个逻辑函数F的对偶式,可将F中的( ACD )。
A .“·”换成“+”,“+”换成“·” B、原变量换成反变量,反变量换成原变量
C、变量安定 D、常数中“0”换成“1”,“1”换成“0”
10、在( BCD )输入情况下,“或非”运算的后果是逻辑0。
A、全部输入是0 B、全部输入是1
C、任一输入为0,其他输入为1 D、任一输入为1
11、n个变量函数的最小项是( C )
A、n个变量的积项,它包含全部n个变量
B、n个变量的荷香,它包含n个变量
C、每个变量都以原、反变量的情势显现,且仅显现一次
D、N个变量的和项,它不包含全部变量
12、逻辑函数F=(A+B)(A+C)(A+D)(A+E)=( B )
A、AB+AC+AD+AE B、A+BCED
C、(A+BC)(A+DE) D、A+B+C+D
13、表现最大的3位十进制数,必要( C )位二进制数
A 8 B 9 C 10 D 11
14、函数F=AB+BC,使F=1的输入ABC组合为( D )
A.ABC=000 B.ABC=010 C.ABC=101 D.ABC=110
15、以下代码中为无权码的为( C D )。
A.8421BCD码; B.5421BCD码; C.余三码; D.格雷码。
16、以下代码中为恒权码的为 ( A B )。
A.8421BCD码; B. 5421BCD码; C. 余三码; D. 格雷码。
17、.一位十六进制数可以用( C )位二进制数来表现。
A.1; B.2; C.4; D.16。
18、十进制数25用 8421BCD 码表现为 ( B )。
A.10 101; B.0010 0101; C.100101; D.10101。
19、与十进制数(53.5)10等值的数或代码为 ( A B C D )。
A.(0101 0011. 0101)8421BCD; B.(35. 8)16; C.(110101. 1)2; D.(65. 4)8。
20、与
相称的表达式是( A )。
A、
B、
C、AB+C D、
21、下列表达式中准确的是( D )。
A、1.0=1 B、1+0=0 C、1+A=A D、1+1=1
22、与
相称的表达式是( C )。
A、
B、
C、C D、
23、下列表达式中错误的是( C )。
A、A+
=1 B、1+0=1 C、1+A=A D、1+1=1
24、 +17的8位二进制反码是( D )
A:11110001 B:11101111 C:01101111 D:00010001
25、-17的8位二进制补码是( B )
A:11110001 B:11101111 C:01101111 D:00010001
26、三变量的全部最小项有( C )
A:3个 B:6个 C:8个 D:9个
27、下列说法不准确的是( C )
A:逻辑代数有与、或、非三种基本运算
B:任何一个复合逻辑都可以用与、或、非三种基本运算构成
C:异或和同或与与、或、非运算不关
D:同或和异或互为反运算
28、下列说法不准确的是( D )
A:同一个逻辑函数的不同形貌办法之间可互相转换
B:任何一个逻辑函数都可以化成最小项之和的标准情势
C:具有逻辑相邻性的两个最小项都可以兼并为一项
D:任一逻辑函数的最简与或式情势是唯一的
第2单位
一、填空题:
1、基本逻辑干系的电路称为 逻辑门 ,此中最基本的有 与门 、 或门 和 非 门。常用的复合逻辑门有 与非 门、 或非 门、 与或非 门、 异或 门和 同或 门。
2、功效为“有0出1、全1出0”的门电路是 与非 门;具有“ 有1出1,全0出0 ”功效的门电路是或门;实践中集成 与非 门使用的最为广泛。
3、当外界干扰较小时,TTL 与非 门闲置的输入端可以 悬空 处理;TTL 或非 门不使用的闲置输入端应与 地 相接;CMOS门输入端口为“与”逻辑干系时,闲置的输入端应接 高 电平,具有“或”逻辑端口的CMOS门多余的输入端应接 低 电平;即CMOS门的闲置输入端不允许 悬空 。
4、三态门的三种形态是指___0____、___1___、____高阻__。
5、TTL与非门的多余输入端悬空时,相当于输入_____高____电平
二、推断正误题
1、一切的集成逻辑门,其输入端子均为两个或两个以上。 ( 错 )
2、依据逻辑功效可知,异或门的反是同或门。 ( 对 )
4、逻辑门电路是数字逻辑电路中的最基本单位。 ( 对 )
5、TTL和CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。 ( 错 )
6、74LS系列产物是TTL集成电路的主流,使用最为广泛。 ( 对 )
7、TTL与非门的多余输入端可以接安稳高电平。 ( 对 )
三、选择题
1、具有“有1出0、全0出1”功效的逻辑门是( B )。
A、与非门 B、或非门 C、异或门 D、同或门
2、两个典范的集成逻辑门比拟力,此中( B )型的抗干扰才能更强。
A、TTL集成逻辑门 B、CMOS集成逻辑门
3、CMOS电路的电源电压范围较大,约在( B )。
A、-5V~+5V B、3~18V C、5~15V D、+5V
4、( A )在盘算机体系中取得了广泛的使用,此中一个紧张用处是构成数据总线。
A、三态门 B、TTL与非门 C、OC门
5、一个两输入端的门电路,当输入为1 0时,输入不是1的门电路为( C )。
A、与非门 B、或门 C、或非门 D、异或门
6、如图所示,电路输入与输入间完成的功效是( A )。
A、与 B、或
C、与非 D、或非
7、如右图所示,是由二极管构成的( B )。
A. 与门 B. 或门
C. 与非门 D. 或非门
8、TTL同或门和CMOS同或门比力,它们的逻辑功效一样吗? ( B )
A:一样
B:不一样
C:偶尔一样,偶尔不一样
D:不确定
3、试写出图2.48所示数字电路的逻辑函数表达式,并推断其功效。(8分)
解:电路的逻辑函数表达式为:
列真值表:
A | B | C | F |
0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 |
0 | 1 | 0 | 0 |
0 | 1 | 1 | 1 |
1 | 0 | 0 | 0 |
1 | 0 | 1 | 1 |
1 | 1 | 0 | 1 |
1 | 1 | 1 | 1 |
输入变量中有两个或两个以上为1时,输入才为1,因此电路功效为大多表决器电路。
第3单位 才能练习检测题
一、填空题:
1、能将某种特定信息转换成机器识别的 二进 制数码的 组合 逻辑电路,称之为
编码 器;能将机器识别的 二进 制数码转换成人们熟习的 十进 制或某种特定信息的 组合 逻辑电路,称为 译码 器;74LS85是常用的 组合 逻辑电路 译码 器。
2、在大多数据选送历程中,可以依据必要将此中随意一块挑选出来的电路,称之为
数据选择 器,也叫做 多路 开关。
3、74LS147是 10 线— 4 线的集成优先编码器;74LS148芯片是 8 线— 3 线的集成优先编码器。
4、74LS148的使能端
为低电平 时允许编码;当
1 时各输入端及
、
均关闭,编码被克制。
5、两片集成译码器74LS138芯片级联可构成一个 4 线— 16 线译码器。
6、LED是指 半导体 数码管体现器件。半导体数码体现器的内里接法有两种情势:共 阳极 接法和共 阴极 接法。
7、组合逻辑电路的逻辑特点是,随意时候的输入形态仅取决于该时候的如今输入形态,而与信号作用前的电路不关。
8、两二进制数相加时,不思索低位的进位信号是 半 加器。
74LS138是3线—8线译码器,译码为输入低电平好效,若输入为A2A1A0=110时,输入 应为 10111111 。
二、推断正误题
1、组合逻辑电路的输入只取决于输入信号的现态。 ( 对 )
2、3线—8线译码器电路是三—八进制译码器。 ( 错 )
3、已知逻辑功效,求解逻辑表达式的历程称为逻辑电路的计划。 ( 对 )
4、编码电路的输入量一定是人们熟习的十进制数。 ( 错 )
5、74LS138集成芯片可以完成随意变量的逻辑函数。 ( 错 )
6、组合逻辑电路中的每一个门实践上都是一个存储单位。 ( 错 )
7、共阴极布局的体现器必要低电平驱动才干体现。 ( 错 )
8、仅有最简的输入、输入干系,才干取得布局最简的逻辑电路。 ( 对 )
三、选择题
1、下列各型号中属于优先编码器是( C )。
A、74LS85 B、74LS138 C、74LS148 D、74LS48
2、七段数码体现管TS547是( B )。
A、共阳极LED管 B、共阴极LED管 C、共阳极LCD管 D、共阴极LCD管
3、八输入端的编码器按二进制数编码时,输入端的个数是( B )。
A、2个 B、3个 C、4个 D、8个
4、四输入的译码器,其输入端最多为( D )。
A、4个 B、8个 C、10个 D、16个
5、当74LS148的输入端
按排序输入11011101时,输入
为( C )。
A、101 B、010 C、001 D、110
6、译码器的输入量是( A )。
A、二进制 B、八进制 C、十进制 D、十六进制
7、编码器的输入量是( A )。
A、二进制 B、八进制 C、十进制 D、十六进制
8、组合逻辑电路寻常由( A )组合而成
A、门电路 B、触发器 C、计数器 D、存放器
9、以下哪个编码不克不及是二-十进制译码器的输入编码( B )
A 0000 B 1010 C 1001 D 0011
10、8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7好效时,其输入
的值是( C )。
A.111 B. 010 C. 000 D. 101
11、十六路数据选择器的地点输入(选择控制)端有( C )个。
A.16 B.2 C.4 D.8
12、已知74LS138译码器的输入三个使能端(S1=1, S2 = S3=0)时,地点码A2A1A0=011,则输入 Y7 ~Y0是( C ) 。
A. 11111101 B. 10111111 C. 11110111 D. 11111111
13、 3线—8线译码器74HC138,当片选信号S1 S2 S3为()时,芯片被选通 ( B)
A:010 B:100 C:001 D:101
14、函数F=
当变量取值为( B )时,将不显现冒险征象
A:B=C=1 B:B=C=0 C:A=1,C=0 D:A=0,B=0
15、8线—3线优先编码器74HC148输入端I1、I5同时好效时输入二进制数为 ( D )
A:101 B:100 C:001 D:010
16、 本人列逻辑电路中,不是组合逻辑电路的有 ( D )
A:译码器 B:编码器 C:全加器 D:存放器
17、一个8选一数据选择器的数据输入端有( D )
A:1 B:2 C:4 D:8
18、一个16选一的数据选择器,其地点输入(选择控制输入)端有( C )个
A:1 B:2 C:4 D:16
第4单位 才能练习检测题
一、填空题:
1、两个与非门构成的基本RS触发器的功效有 置0 、 置1 和 坚持 。电路中不允许两个输入端同时为 低电平 ,不然将显现逻辑杂乱。
2、通常把一个CP脉冲惹起触发器多次翻转的征象称为 空翻 ,有这种征象的触发器是 钟控的RS 触发器,此类触发器的事情属于 电平 触发办法。
3、为好效地克制“空翻”,人们研制出了 边沿 触发办法的 主从型JK 触发器和 维持壅闭型D 触发器。
4、JK触发器具有 置0 、 置1 、 坚持 和 翻转 四种功效。欲使JK触发器完成
的功效,则输入端J应接 高电平1 ,K应接 高电平1 。
5、D触发器的输入端子有 1 个,具有 置0 和 置1 的功效。
6、触发器的逻辑功效通常可用 特性方程 、 形态转换图 、 功效真值表 和 时序波形图 等多种办法举行形貌。
7、组合逻辑电路的基本单位是 门电路 ,时序逻辑电路的基本单位是 触发器 。
8、JK触发器的次态方程为 Qn+1=j Qn’+K’ Qn ;D触发器的次态方程为 Qn+1= D 。
9、触发器有两个互非的输入端Q和
,通常划定Q=1,
=0时为触发器的 1 形态;Q=0,
=1时为触发器的 0 形态。
10、两个与非门构成的基本RS触发器,正常事情时,不允许
0 ,其特性方程为
,束缚条件为
。
11、同步RS触发器,在正常事情时,不允许输入端R=S= 1 ,其特性方程为
,束缚条件为 SR=0 。
12、把JK触发器 两个输入端子连在一同作为一个输入 就构成了T触发器,T触发器具有的逻辑功效是 坚持 和 翻转 。
13、让 T 触发器恒输入“1”就构成了T'触发器,这种触发器仅具有 翻转 功效。
二、正误识别题
1、仅具有坚持和翻转功效的触发器是RS触发器。 ( 错 )
2、基本的RS触发器具有“空翻”征象。 ( 错 )
3、同步的RS触发器的束缚条件是:R+S=0。 ( 错 )
4、JK触发器的特性方程是:
。 ( 错 )
5、D触发器的输入总是跟随其输入的厘革而厘革。 ( 对 )
6、CP=0时,由于JK触发器的导引门被关闭而触发器形态安定。 ( 对 )
7、主从型JK触发器的从触发器开启时候在CP下降沿到来时。 ( 对 )
8、触发器和逻辑门一样,输入取决于输入现态。 ( 错 )
9、维持壅闭D触发器形态厘革在CP下降沿到来时。 ( 错 )
三、选择题
1、仅具有置“0”和置“1”功效的触发器是( C )。
A、基本RS触发器 B、钟控RS触发器
C、D触发器 D、JK触发器
2、由与非门构成的基本RS触发器不允许输入的变量组合
为( A )。
A、00 B、01 C、10 D、11
3、同步RS触发器的特性方程是( D )。
A、
B、
C、
D、
4、仅具有坚持和翻转功效的触发器是( B )。
A、JK触发器 B、T触发器 C、D触发器 D、Tˊ触发器
5、触发器由门电路构成,但它不同门电路功效,主要特点是具有( C )
A、翻转功效 B、坚持功效 C、影象功效 D、置0置1功效
6、TTL集成触发器直接置0端
和直接置1端
在触发器正常事情时应( C )
A、
=1,
=0 B、
=0,
=1
C、坚持高电平“1” D、坚持低电平“0”
7、按触发器触发办法的不同,双稳态触发器可分为( C )
A、高电平触发和低电平触发 B、上升沿触发和下降沿触发
C、电平触发或边沿触发 D、输入触发或时钟触发
8、按逻辑功效的不同,双稳态触发器可分为( D )。
A、RS、JK、D、T等 B、主从型和维持壅闭型
C、TTL型和MOS型 D、上述均包含
9、为制止“空翻”征象,应接纳( B )办法的触发器。
A、主从触发 B、边沿触发 C、电平触发
10、为避免“空翻”,应接纳( C )布局的触发器。
A、TTL B、MOS C、主从或维持壅闭
11、JK 触发器要时钟信号的作用下,要使
,以下输入端连线不克不及为( C )
A J=K=0 B J=Q,
C J=K=Q D J=Q,K=0
12、下列触发器中有束缚条件的是( A )
A、基本RS触发器 B、边沿D触发器
C、主从JK触发器 D、T触发器
13、 关于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为( A )。
A:0 B:1 C:Q' D:不确定
14、触发器的形态转换图如下,则它是:( D )
A:T触发器 B:SR触发器 C:JK触发器 D:D触发器
15、欲使D触发器按
事情,应使输入D=( D )。
A:0 B: C:Q D:
16、接纳主从布局的触发器,则触发办法为( B )
A:电平触发办法 B:脉冲触发办法 C:边沿触发办法 D:不确定
17、 关于JK触发器已知Q=0,若要使Q*=1,则:( A )
A:J=0 ,K= 0 B:J=0 ,K= 1 C:J=1 ,K= 0 D:不确定
18、 T触发器中,当T=1时,触发器完成( C )功效。
A: 置1 B: 置0 C:计数 D:坚持
19、下列触发器中,没有束缚条件的是( D )
A:基本RS触发器 B:主从RS触发器
C:同步RS触发器 D:边沿D触发器
20、关于JK触发器,若J=K,则可完成( B )触发器的逻辑功效
A:SR触发器 B:T触发器 C:D触发器 D:T'触发器
21、T触发器的功效是( D )
A. 翻转、置“0” B. 坚持、置“1”
C. 置“1”、置“0” D. 翻转、坚持
第5单位 才能练习检测题
一、填空题
1、时序逻辑电路通常由 组合逻辑电路 和 存储电路 两局部构成。
2、依据时序逻辑电路按列位触发器承受 时钟脉冲控制 信号的不同,可分为 同 步时序逻辑电路和 异 步时序逻辑电路两大类。
3、通常用 驱动方程 、 形态方程 和 输入方程 来形貌时序逻辑电路。
4、时序逻辑电路依照列位触发器触发器的时钟脉冲对否相反可分为 同步时序逻辑电路 和 异步时序逻辑电路 两大类。
5、时序逻辑电路中仅有存储电路输入时,构成的电路典范通常称为 莫尔 型时序逻辑电路;假如电路输入除存储电路输入外,还包含组合逻辑电路输入端时,构成的电路典范称为 米莱 型时序逻辑电路。
6、可以用来暂且存放数据的器件称为 存放器 ,若要存储4位二进制代码,该器件必需有 4位 触发器。
7、时序逻辑电路中某计数器中的没效码若在开机时显现,不必人工或别的装备的干涉,计数器可以很快自行进入 好效循环体 ,使没效码不再显现的才能称为 自启动 才能。
8、若构成一个六进制计数器,最少要接纳 三 位触发器,这时构成的电路有 6 个好效形态, 2 个没效形态。
9、通常模值相反的同步计数器比异步计数器的布局 繁复 ,事情速率 快 。
10、用集成计数器CC40192构成随意进制的计数器时,通常可接纳反应 预置 法和反应 清零 法。
11、存放器分为____基本存放器_____和_______移位存放器______两种。
二、推断题
1、集成计数器通常都具有自启动才能。 (对)
2、使用3个触发器构成的计数器最多有8个好效形态。 (对)
3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相反。 (错)
4、使用一个74LS90可以构成一个十二进制的计数器。 (错)
5、莫尔型时序逻辑电路,分析时可以不写输入方程。 (对)
6、十进制计数器是用十进制数码“0~9”举行计数的。 (错)
7、使用集成计数器芯片的预置数功效可取得随意进制的计数器。 (对)
8、移位存放器 74LS194 可串行输入并行输入,但不克不及串行输入串行输入。(×)
三、选择题(每小题2分,共20分)
1、形貌时序逻辑电路功效的两个必不成少的紧张方程式是( B )。
A、次态方程和输入方程 B、次态方程和驱动方程
C、驱动方程和时钟方程 D、驱动方程和输入方程
2、用8421BCD码作为代码的十进制计数器,最少必要的触发器个数是( C )。
A、2 B、3 C、4 D、5
3、按触发器形态转换与时钟脉冲CP的干系分类,计数器可分为( A )两大类。
A、同步和异步 B、加计数和减计数 C、二进制和十进制
4、使用中范围集成计数器构成随意进制计数器的办法是( B )
A、复位法 B、预置数法 C、级联复位法
5、本人列器件中,不属于时序逻辑电路的是( C )
A、计数器 B、序列信号检测器 C、全加器 D、存放器
6、Mealy型时序逻辑电路的输入( C )
A、只与如今外部输入有关 B、只与电路内里形态有关
C、与外部输入和内里形态都有关 D、与外部输入和内里形态都不关
7、时序逻辑电路中必需有( B )
A、输入逻辑变量 B、时钟信号 C、计数器 D、编码器
8、某计数器的形态转换图如下,
其计数的容量为( B )
A. 八 B. 五
C. 四 D. 三
9、假如要构成52进制的计数器,必要74LS160 A 片。
A. 2 B. 4 C. 5 D. 6
10、下图时序逻辑电路是( D )
A:Moore型同步时序逻辑电路 B:Moore型同步时序逻辑电路
C:Mealy型同步时序逻辑电路 D:Mealy型异步时序逻辑电路
11、 8位移位存放器,串行输入时经( D )个脉冲后,8位数码全部移入存放器中。
A:1 B:2 C:4 D:8
12、构成一个五进制的计数器最少必要( C )个触发器
A:5 B:4 C:3 D:2
13、下图时序逻辑电路是( B )
A:Moore型同步时序逻辑电路 B:Moore型同步时序逻辑电路
C:Mealy型同步时序逻辑电路 D:Mealy型异步时序逻辑电路
14、下列说法准确的是( C )
A:时序电路中两个相反的形态叫等价形态
B:时序电路中的两个等价形态在相反的输入下输入相反,但次态不同
C:时序电路中的两个等价形态在相反的输入下输入相反,次态也相反
D:时序电路中的两个等价形态在相反的输入下输入不同,但次态相反
15、下列说法准确的是( C )
A:时序逻辑电路某一时候的电路形态仅取决于电路该时候的输入信号
B:时序逻辑电路某一时候的电路形态仅取决于电路进入该时候前所处的形态
C:时序逻辑电路某一时候的电路形态不仅取决于事先的输入信号,还取决于电路原本的形态
D:时序逻辑电路通常包含组合电路和存储电路两个构成局部,此中组合电路是必不成少的 。
16、有一个左移移位存放器,当事后置入1011后,其串行输入安稳接0,在4个移位脉冲CP作用下,四位数据的移位历程是( A )。
A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000
C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111
第7单位 才能练习检测题
一、填空题:
1、一个存储矩阵有64行、64列,则存储容量为 4096 个存储单位。
2、半导体存储器依照存、取功效上的不同可分为 只读存储器ROM 和 随机存取存储器RAM 两大类。此中 只读存储器ROM 事前存入的信息不会由于下电而丧失;而 随机存取存储器RAM 关闭电源或产生断电时,此中的数据就会丧失。
3、RAM主要包含 地点译码器 、 存储矩阵 和 读/写控制 电路三大局部。
4、ROM依照存储信息写入办法的不同可分为 安稳 ROM、 可编程的 PROM、
可光擦除可编程 的EPROM和 可电擦除可编程 的E2PROM。
二、选择题
1、一片容量为1024×4位的存储器,表现有( C )个存储单位。
A、1024 B、4 C、4096 D、8
2、只能读出不克不及写入,但信息可永世保存的存储器是( A )
A、ROM B、RAM C、PRAM
第9单位
1、555定时器不成以构成 D 。
A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.JK触发器
2、多谐振荡器有
----------------------------( C )
A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不克不及确定
3、多谐振荡器可产生 B 。
A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波
4、以下各电路中,( B )可以产生脉冲定时。
A. 多谐振荡器 B.单稳态触发器
C.施密特触发器 D.石英晶体多谐振荡器
声明:本站所有文章资源内容,如无特殊说明或标注,均为采集网络资源。如若本站内容侵犯了原著者的合法权益,可联系本站删除。